Página 1 de 1
DM9161AEP

Enviado:
25 Nov 2010 15:28
por tcpipchip
Alguem sabe pq o este PHY tem a opcao de ter uma referencia de clock de 25Mhz e 50Mhz para o pino 42 ?

Enviado:
25 Nov 2010 16:05
por rcakto
http://www.meworks.net/userfile/24247/D ... 101609.pdf
bom pelo pouco que vi no datasheet, na pagina 9 ta falando que o pino 42 tem entrada para o colck de referencia para escolha do modo do RMII
"Crystal Output; REF_CLK input for RMII mode"
e na pagina 42 seção "9.4.19 RMII Timing Parameter" tem uma tabela de referencia

Enviado:
25 Nov 2010 20:45
por tcpipchip
Será que 50Mhz é para 100Mbits ?

Enviado:
25 Nov 2010 20:47
por rcakto
provavel, talvez a variação do clock defina se trabalha com 10 ou 100mbits
testa com um gerador de função

Enviado:
25 Nov 2010 21:38
por msamsoniuk
tcpipchip escreveu:Será que 50Mhz é para 100Mbits ?
eh o clock de referencia para a trasnferencia de dados: a interface MII trabalha com 4 sinais x 25MHz e a RMII trabalha com 2 sinais x 50MHz.

Enviado:
25 Nov 2010 22:14
por rcakto
bom pelomenos chegamos perto... XD

Enviado:
25 Nov 2010 22:17
por tcpipchip
Pelo que vi tambem é o clock do CI...