Página 1 de 1
Cientistas fabricam transistores com grafeno

Enviado:
12 Fev 2010 10:52
por buiz
Cientistas fabricam transistores com grafeno
Transistores com grafeno foram fabricados, em Zurique, por cientistas do Centro Nanotecnológico da IBM. Ainda em estágio inicial de desenvolvimento, os transistores são capazes de ligar e desligar os sinais eletrônicos mais rapidamente do que os transistores de silício convencionais e poderão ser úteis em comunicações digitais que exigem um chaveamento rápido para acompanhar o fluxo de dados transmitidos.
O grafeno é uma única camada de grafite, o mesmo material utilizado para fabricação das pontas de lápis. Os átomos individuas de carbono estão dispostos em estrutura hexagonal, o que cria um folha plana, ou seja é a folha orgânica mais fina que pode existir, com apenas um átomo de carbono de espessura. E foi estabelecido recentemente como novo padrão de referência da eletrônica.
Os transistores de grafeno chegaram a frequência de operação de 100 gigahertz para uma porta com 240 nanômetros de comprimento, superando o desempenho dos transistores de silício mais avançados.
Ta ai um novidade!

Enviado:
12 Fev 2010 10:58
por Francesco
Transistor de grafeno chaveando a 100GHz, isso é que é velocidade. O Silício suporta, no máximo, 40GHz.

Enviado:
12 Fev 2010 11:04
por proex
Ah sim, Grafeno claro. A resposta estava na ponta do lapis.
.

Enviado:
12 Fev 2010 11:06
por Francesco
Hehehe... música dos trapalhões para o proex!

Enviado:
12 Fev 2010 11:51
por _blackmore_
Hehehe... música dos trapalhões para o proex!
párárararará ... pá á rá ... pararaaa raaaa ...
http://www.youtube.com/watch?v=39BuPfOoTpI

Enviado:
12 Fev 2010 12:41
por msamsoniuk
Francesco escreveu:Transistor de grafeno chaveando a 100GHz, isso é que é velocidade. O Silício suporta, no máximo, 40GHz.
mas se vc combinar tecnologia spintronica com a atual tecnologia de semicondutores vc jah consegue atingir a casa dos THz. outras tecnologias mais baratas provavelmente vao surgir, mas o teto de desempenho soh sera atingido com tecnologia spintronica.

Enviado:
12 Fev 2010 13:06
por xultz
Finalmente, poderemos jogar Crysis.

Enviado:
12 Fev 2010 13:51
por brasilma
Que bom, mais "gáz" para a Lei de Moore...

Enviado:
12 Fev 2010 13:58
por fabim
xultz escreveu:Finalmente, poderemos jogar Crysis.
sim, !! sim sim sim !!!
E ainda com um processador fanless!!! Em um PSP3@@@ imbutido em um MP10 de 350R$.
Putz, todos estes anos os cientistas e afins, fazendo rascunho com lapis, e a resposta tava bem ali.....
É de lascar.

Enviado:
12 Fev 2010 15:42
por msamsoniuk
brasilma escreveu:Que bom, mais "gáz" para a Lei de Moore...
o detalhe eh que a lei de moore soh vale para processadores intel (obvio, ninguem quer levar bronca do chefe).

Enviado:
18 Fev 2010 06:57
por fabim
tava lendo uma coisa que o marcelo colocou la no forum do pic e me lembrei desse aqui..
On the I/O side, POWER7 features two DDR3 memory controllers that can do up to 100GB/s total. The chip's SMP links (the same as Niagara's coherence links) can do 360GB/s (or almost 2.9Tb/s) of bandwidth, but this amount appears to be divided between internal and external SMP links. The chip doesn't contain the other I/O options—PCIe or Ethernet—that Niagara has.
http://arstechnica.com/business/news/20 ... gara-3.ars
Este processador é feito com o que intão ? Diamantenocobrenooreno ?

Enviado:
18 Fev 2010 09:40
por msamsoniuk
nao tem segredo nao, o POWER7 usa silicio normal com 45 nm rodando ateh 4.1GHz, o truque eh apenas paralelizar o acesso: com um bus de 128 bits e clock de 4.1GHz vc jah conseguiria 524Gbit/s. se for um bus tipo DDR com 2 transferencias por clock vc jah passa de 1Tbit/s.
um exemplo tipico eh a interface MII para operar a 100Mbps: ela usa um barramento paralelo de 4 bits, de modo que o clock da interface MII na verdade eh apenas 25MHz. no caso da GMII para 1Gbps, a interface usa um barramento paralelo de 8 bits rodando a 125MHz apenas.
fabim escreveu:tava lendo uma coisa que o marcelo colocou la no forum do pic e me lembrei desse aqui..
On the I/O side, POWER7 features two DDR3 memory controllers that can do up to 100GB/s total. The chip's SMP links (the same as Niagara's coherence links) can do 360GB/s (or almost 2.9Tb/s) of bandwidth, but this amount appears to be divided between internal and external SMP links. The chip doesn't contain the other I/O options—PCIe or Ethernet—that Niagara has.
http://arstechnica.com/business/news/20 ... gara-3.ars Este processador é feito com o que intão ? Diamantenocobrenooreno ?